### Antonio D'Amore

# I CIRCUITI DI COMMUTAZIONE

## **INDICE**

### CAPITOLO I - SISTEMI DI NUMERAZIONE E CODICI

| 1.1) Sistema di numerazione decimale.                                                                                                                                                                                                                                | 1                                |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------|
| 1.2) Sistemi di numerazione a base qualsiasi.                                                                                                                                                                                                                        | 1                                |
| 1.3) Conversione tra sistemi a base diversa.                                                                                                                                                                                                                         | 3                                |
| 1.4) Metodi di conversione da binario a decimale.                                                                                                                                                                                                                    | 5                                |
| <ul> <li>1.5) Aritmetica binaria.</li> <li>1.5.1) Addizione binaria.</li> <li>1.5.2) Sottrazione binaria.</li> <li>1.5.3) Complemento a B e a B-1.</li> <li>1.5.4) Moltiplicazione binaria.</li> <li>1.5.5) Divisione binaria.</li> </ul>                            | 6<br>6<br>6<br>7<br>10<br>10     |
| 1.6) I codici.                                                                                                                                                                                                                                                       | 10                               |
| 1.7) Codici efficienti.                                                                                                                                                                                                                                              | 11                               |
| <ul> <li>1.8) I codici ridondanti.</li> <li>1.8.1) Probabilita' totale di errore non rivelato.</li> <li>1.8.2) Codice a controllo di parita'.</li> <li>1.8.3) Codici a peso costante.</li> <li>1.8.4) Codici di Hamming.</li> </ul>                                  | 12<br>14<br>15<br>15<br>17       |
| 1.9) Codici riflessi.                                                                                                                                                                                                                                                | 20                               |
| CAPITOLO II - ALGEBRA BOOLEANA                                                                                                                                                                                                                                       |                                  |
| 2.1) Introduzione.                                                                                                                                                                                                                                                   | 23                               |
| 2.2) Variabili e funzioni.                                                                                                                                                                                                                                           | 23                               |
| 2.3) Funzioni di una variabile.                                                                                                                                                                                                                                      | 24                               |
| <ul> <li>2.4) Funzioni di due variabili.</li> <li>2.4.1) Funzione OR o somma logica.</li> <li>2.4.2) Funzione OR esclusivo o somma modulo 2.</li> <li>2.4.3) Funzione AND o prodotto logico.</li> <li>2.4.4) Funzione NOR.</li> <li>2.4.5) Funzione NAND.</li> </ul> | 25<br>25<br>26<br>27<br>28<br>29 |
| 2.5) Principio di dualita'.                                                                                                                                                                                                                                          | 30                               |
| 2.6) Termini minimi e termini massimi                                                                                                                                                                                                                                | 30                               |

|   | <ul> <li>2.7) I teoremi dell'algebra booleana.</li> <li>2.7.1) Primo teorema dell'assorbimento.</li> <li>2.7.2) Secondo teorema dell'assorbimento.</li> <li>2.7.3) Terzo teorema dell'assorbimento.</li> <li>2.7.4) Teorema di De Morgan.</li> </ul> | 32<br>32<br>32<br>32<br>33 |
|---|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------|
|   | 2.8) Interpretazione circuitale dell'algebra booleana.                                                                                                                                                                                               | 35                         |
|   | 2.9) Semplificazione delle funzioni logiche.                                                                                                                                                                                                         | 38                         |
|   | 2.10) Il metodo di semplificazione mediante le mappe di Karnaugh.                                                                                                                                                                                    | 40                         |
|   | 2.11) Metodo tabellare di Quine - Mc Cluskey.                                                                                                                                                                                                        | 45                         |
|   | 2.12) Le condizioni non specificate e le funzioni di funzione.                                                                                                                                                                                       | 49                         |
|   | 2.13) Funzioni simmetriche.                                                                                                                                                                                                                          | 53                         |
|   | <ul><li>2.14) Il riconoscimento delle funzioni simmetriche.</li><li>2.14.1) Funzioni totalmente simmetriche.</li><li>2.14.2) Funzioni parzialmente simmetriche.</li></ul>                                                                            | 61<br>61<br>70             |
| C | APITOLO III - CIRCUITI COMBINATORI                                                                                                                                                                                                                   |                            |
|   | 3.1) Introduzione.                                                                                                                                                                                                                                   | 76                         |
|   | 3.2) Itinerari e livelli.                                                                                                                                                                                                                            | 77                         |
|   | 3.3) Analisi dei circuiti AND-OR-NOT.                                                                                                                                                                                                                | 79                         |
|   | 3.4) Analisi dei circuiti NAND.                                                                                                                                                                                                                      | 80                         |
|   | 3.5) Analisi dei circuiti NOR.                                                                                                                                                                                                                       | 83                         |
|   | 3.6) La sintesi dei circuiti combinatori.                                                                                                                                                                                                            | 84                         |
|   | 3.7) Sintesi di circuiti AND-OR-NOT.                                                                                                                                                                                                                 | 86                         |
|   | 3.8) La decomposizione in sconnessione semplice.                                                                                                                                                                                                     | 90                         |
|   | <ul><li>3.9) Altre decomposizioni disgiuntive.</li><li>3.9.1) Decomposizione iterativa.</li><li>3.9.2) Decomposizione multipla.</li></ul>                                                                                                            | 97<br>98<br>100            |
|   | <ul><li>3.10) Sintesi dei circuiti NAND</li><li>3.10.1) Sintesi a partire da variabili dirette e negate.</li><li>3.10.2) Sintesi a partire dalle sole variabili dirette.</li></ul>                                                                   | 105<br>106<br>108          |
|   | 3.11) La tecnica del bundling.                                                                                                                                                                                                                       | 110                        |
|   | 3.12) Sintesi dei circuiti NOR                                                                                                                                                                                                                       | 111                        |
|   | 3.13) Esempio di sintesi.                                                                                                                                                                                                                            | 112                        |

| <ul><li>3.14) I circuiti multiterminali.</li><li>3.14.1) Semplificazione mediante le mappe di Karnaugh.</li><li>3.14.2) Semplificazione dei circuiti MT con il metodo tabellare.</li></ul> | 114<br>115<br>116        |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------|
| <ul><li>3.15) Selettori e matrici.</li><li>3.15.1) Matrici multiple.</li><li>3.15.2) Matrici incomplete.</li></ul>                                                                         | 121<br>122<br>123        |
| 3.16) Implementazione delle funzioni simmetriche.                                                                                                                                          | 125                      |
| CAPITOLO IV - CENNI SULLE MACCHINE SEQUENZIALI                                                                                                                                             |                          |
| 4.1) La macchina sequenziale.                                                                                                                                                              | 129                      |
| 4.2) Alcune definizioni relative alle macchine sequenziali.                                                                                                                                | 135                      |
| 4.3) Minimizzazione degli stati di una macchina sequenziale.                                                                                                                               | 136                      |
| 4.4) Minimizzazione degli stati con il metodo di Ginsburg.                                                                                                                                 | 138                      |
| CAPITOLO V - I CIRCUITI SEQUENZIALI                                                                                                                                                        |                          |
| 5.1) Introduzione ai circuiti sequenziali.                                                                                                                                                 | 148                      |
| 5.2) I flip-flop.                                                                                                                                                                          | 149                      |
| 5.3) Motivi che consigliano la scelta dei circuiti sequenziali.                                                                                                                            | 155                      |
| 5.4) Considerazioni sul grado di serializzazione, costo e velocita'.                                                                                                                       | 158                      |
| 5.5) Registri a scorrimento e contatori.                                                                                                                                                   | 161                      |
| 5.6) Un modello generale per i circuiti sequenziali.                                                                                                                                       | 163                      |
| 5.7) Funzionamento sincrono e a impulsi del modello fondamentale.                                                                                                                          | 165                      |
| 5.8) Problemi di temporizzazione e flip-flop master-slave.                                                                                                                                 | 168                      |
| 5.9) Funzionamento asincrono del modello fondamentale.                                                                                                                                     | 173                      |
| CAPITOLO VI - CIRCUITI SEQUENZIALI ASINCRONI                                                                                                                                               |                          |
| 6.1) Introduzione.                                                                                                                                                                         | 177                      |
| 6.2) L'analisi.                                                                                                                                                                            | 177                      |
| <ul><li>6.3) Transizioni multiple, cicli di instabilita' e corse.</li><li>6.3.1) Transizioni multiple</li><li>6.3.2) Cicli di instabilita'</li><li>6.3.3) Corse</li></ul>                  | 183<br>183<br>184<br>184 |
| 6.4) Sintesi dei circuiti sequenziali asincroni.                                                                                                                                           | 188                      |

| <ul><li>6.4.1) Determinazione della matrice primitiva delle sequenze.</li><li>6.4.2) Matrice delle sequenze della macchina minima.</li><li>6.4.3) Codificazione dello stato.</li></ul> | 189<br>191<br>195 |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------|
| 6.4.4) Determinazione della tavola di flusso del modello fondamentale 6.4.5) Costruzione del circuito reale.                                                                           | 203               |
| <ul><li>6.5) Le alee nei circuiti sequenziali asincroni.</li><li>6.5.1) Alee statiche.</li></ul>                                                                                       | 206<br>207        |
| 6.5.2) Alee dinamiche.                                                                                                                                                                 | 210               |
| 6.5.3) Alee essenziali.                                                                                                                                                                | 213               |
| 6.5.4) Alee multiple.                                                                                                                                                                  | 215               |
| 6.6) Esempi di progetto.                                                                                                                                                               | 216               |
| 6.7) Reti iterative.                                                                                                                                                                   | 222               |
| CAPITOLO VII - CIRCUITI SEQUENZIALI SINCRONI                                                                                                                                           |                   |
| 7.1) Introduzione.                                                                                                                                                                     | 230               |
| 7.2) Analisi dei circuiti sequenziali sincroni.                                                                                                                                        | 230               |
| 7.3) Procedura di progetto.                                                                                                                                                            | 233               |
| 7.4) Sintesi del diagramma di stato.                                                                                                                                                   | 234               |
| 7.5) Circuiti a memoria finita.                                                                                                                                                        | 239               |
| 7.6) Minimizzazione degli stati.                                                                                                                                                       | 249               |
| 7.7) Codificazione e determinazione delle equazioni di eccitazione.                                                                                                                    | 251               |
| 7.8) Partizione degli stati e codificazione.                                                                                                                                           | 268               |
| 7.9) Conclusioni.                                                                                                                                                                      | 278               |
| CAPITOLO VIII - CIRCUITI SEQUENZIALI AD IMPULSI                                                                                                                                        |                   |
| 8.1) Introduzione.                                                                                                                                                                     | 280               |
| 8.2) Circuiti ad impulsi secondo Moore e secondo Mealy.                                                                                                                                | 282               |
| 8.3) Procedura di progetto.                                                                                                                                                            | 284               |
| 8.4) I contatori.                                                                                                                                                                      | 292               |
| CAPITOLO IX - ARGOMENTI COMPLEMENTARI                                                                                                                                                  |                   |
| 9.1) Introduzione.                                                                                                                                                                     | 295               |
| 9.2) Il clock skew.                                                                                                                                                                    | 295               |

| 9.3) Tavola di stato di un flip-flop JK master-slave.              | 297  |
|--------------------------------------------------------------------|------|
| 9.4) Un nuovo approccio alla realizzazione dei circuiti asincroni. | 300  |
| 9.5) Realizzazione del flip-flop JK master-slave standard.         | 304  |
| 9.6) Analisi di corse e alee.                                      | 307  |
| CAPITOLO X - SISTEMI DIGITALI A LARGA SCALA                        |      |
| 10.1) Introduzione.                                                | 314  |
| 10.2) Ingresso di controllo del clock.                             | 315  |
| 10.3) Estensione della tavola di stato.                            | 317  |
| 10.4) Descrizione a programma.                                     | 319  |
| 10.5) La sintesi.                                                  | 322  |
| 10.6) Operazioni vettoriali.                                       | 334  |
| 10.7) Funzioni logiche di vettori.                                 | 336  |
| 10.8) Applicazioni.                                                | 341  |
| 10.9) Conclusioni.                                                 | 351  |
| CAPITOLO XI - INTEGRAZIONE A MEDIA E LARGA SCALA                   |      |
| 11.1) Introduzione.                                                | 352  |
| 11.2) Definizioni.                                                 | 355  |
| 11.3) Il progetto con parti MSI standard.                          | 357  |
| 11.4) Considerazioni economiche sui circuiti integrati.            | 366  |
| 11.5) La simulazione.                                              | 373  |
| 11.6) Generazione delle sequenze di test.                          | 380  |
| CARITOLO VII DICROCITIVI DI COMMUTAZIONE                           |      |
| CAPITOLO XII - DISPOSITIVI DI COMMUTAZIONE                         | 20.5 |
| 12.1) Introduzione.                                                | 385  |
| 12.2) Interruttori e rele'.                                        | 385  |
| 12.3) Caratteristiche basilari dei circuiti a rele'.               | 386  |
| 12.4) Realizzazione a rele' delle funzioni simmetriche             | 389  |

| 12.5) I rele' nei circuiti sequenziali.                                                                                                                                                                                                                                                                                                                                                                              | 390                                                                       |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------|
| 12.6) I circuiti logici.                                                                                                                                                                                                                                                                                                                                                                                             | 392                                                                       |
| 12.7) Velocita' e ritardo nei circuiti logici.                                                                                                                                                                                                                                                                                                                                                                       | 396                                                                       |
| 12.8) I circuiti logici integrati.                                                                                                                                                                                                                                                                                                                                                                                   | 398                                                                       |
| 12.10) Caratteristiche dei circuiti integrati digitali.                                                                                                                                                                                                                                                                                                                                                              | 400                                                                       |
| 12.11) Immunita' al rumore.                                                                                                                                                                                                                                                                                                                                                                                          | 406                                                                       |
| 12.12) Margine di rumore dinamico.                                                                                                                                                                                                                                                                                                                                                                                   | 410                                                                       |
| <ul><li>12.13) Caratteristiche dei flip-flop e dei registri.</li><li>12.13.1) Tempo di propagazione.</li><li>12.13.2) Specifiche di temporizzazione degli ingressi.</li><li>12.13.3) Il clock skew.</li></ul>                                                                                                                                                                                                        | 411<br>412<br>412<br>414                                                  |
| 12.14) Criteri di massima per la scelta della famiglia logica.                                                                                                                                                                                                                                                                                                                                                       | 416                                                                       |
| 12.15.1) Cenni sulle tecnologie costruttive dei circuiti integrati. 12.15.1.) Circuiti integrati bipolari. 12.15.1.a) I transistori. 12.15.1.b) I diodi. 12.15.1.c) Capacita'. 12.15.1.d) Resistori. 12.15.1.e) Suddivisione in isole. 12.15.1.f) Processo di fabbricazione. 12.15.2) Circuiti integrati unipolari. 12.15.2.a) Tecnologia di impianto ionico. 12.15.2.b) Processo di fabbricazione.                  | 417<br>417<br>417<br>420<br>421<br>422<br>423<br>423<br>425<br>426<br>427 |
| CAPITOLO XIII - LE FAMIGLIE LOGICHE                                                                                                                                                                                                                                                                                                                                                                                  |                                                                           |
| 13.1) La famiglia RTL.                                                                                                                                                                                                                                                                                                                                                                                               | 429                                                                       |
| 13.2) La famiglia DTL.                                                                                                                                                                                                                                                                                                                                                                                               | 430                                                                       |
| 13.3) La famiglia HTL.                                                                                                                                                                                                                                                                                                                                                                                               | 431                                                                       |
| 13.4) La famiglia TTL. 13.4.1) La sottofamiglia TTL standard. 13.4.2) Caratteristica di trasferimento. 13.4.3) Tensioni e correnti di ingresso e di uscita. 13.4.4) Altri elementi logici TTL. 13.4.5) La sottofamiglia low power TTL. 13.4.6) La sottofamiglia high speed TTL. 13.4.7) La sottofamiglia TTL Schottky. 13.4.8) La sottofamiglia low power Schottky TTL. 13.4.9) Conclusioni sulle sottofamiglie TTL. | 432<br>432<br>436<br>438<br>442<br>445<br>446<br>447<br>451<br>452        |
| 13.5) Problemi di impiego degli elementi logici TTL.                                                                                                                                                                                                                                                                                                                                                                 | 454<br>454                                                                |

| 13.5.2) Attitudine delle porte TTL a pilotare linee di trasmissione. 13.5.3) Disaccoppiamento dell'alimentazione e massa.                                                                                                        | 457<br>463               |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------|
| 13.5.4) Ingressi e gate non usati.<br>13.5.5) Aumento del fan - out.                                                                                                                                                             | 465<br>466               |
|                                                                                                                                                                                                                                  |                          |
| 13.6) La famiglia ECL.                                                                                                                                                                                                           | 466                      |
| 13.6.1) Caratteristica di ingresso.                                                                                                                                                                                              | 468                      |
| 13.6.2) Caratteristica di trasferimento e immunita' al rumore.                                                                                                                                                                   | 469<br>469               |
| 13.6.3) Attitudine al pilotaggio di linee.<br>13.6.4) Comportamento dinamico.                                                                                                                                                    | 409                      |
| 13.6.5) Sottofamiglie ECL.                                                                                                                                                                                                       | 470                      |
| 13.6.6) Conclusioni sulla famiglia ECL.                                                                                                                                                                                          | 472                      |
| 13.7) I dispositivi MOS.                                                                                                                                                                                                         | 473                      |
| 13.8) Logica MOS statica.                                                                                                                                                                                                        | 474                      |
| 13.9) Logica MOS dinamica.                                                                                                                                                                                                       | 476                      |
| 13.9.1) MOS dinamici a rapporto minimo.                                                                                                                                                                                          | 479                      |
| 13.9.2) MOS dinamici a quattro fasi.                                                                                                                                                                                             | 481                      |
| 13.10) La famiglia CMOS.                                                                                                                                                                                                         | 482                      |
| 13.10.1) Caratteristica di trasferimento.                                                                                                                                                                                        | 485                      |
| 13.10.2) Comportamento al variare della tensione di alimentazione.                                                                                                                                                               | 486                      |
| 13.10.3) Immunita' al rumore.                                                                                                                                                                                                    | 488                      |
| 13.10.4) Struttura delle porte logiche.                                                                                                                                                                                          | 488                      |
| 13.10.5) Considerazioni generali sull'uso della famiglia CMOS.                                                                                                                                                                   | 489                      |
| 13.11) Interfacciamento delle famiglie logiche.                                                                                                                                                                                  | 490                      |
| 13.11.1) Interfaccia TTL - DTL.                                                                                                                                                                                                  | 490                      |
| 13.11.2) Interfaccia TTL - ECL.                                                                                                                                                                                                  | 491                      |
| 13.11.3) Interfacciamento della famiglia CMOS con altre logiche.                                                                                                                                                                 | 493                      |
| 13.11.4) Pilotaggio di piccoli carichi.                                                                                                                                                                                          | 493                      |
| 13.11.5) Interconnessione con transitori.                                                                                                                                                                                        | 495<br>498               |
| 13.11.6) Spostamento dei livelli di tensione. 13.11.7) Interfacce per il pilotaggio di linee.                                                                                                                                    | 498                      |
| 13.11.8) Forme e modalita' operative dei circuiti di trasmissione dati.                                                                                                                                                          | 500                      |
| 13.11.9) Effetto delle linee nelle comunicazioni a lunga distanza.                                                                                                                                                               | 505                      |
| 13.11.10) Scelta dei trasmettitori e dei ricevitori di linea.                                                                                                                                                                    | 510                      |
| CAPITOLO XIV - LE MEMORIE E I MICROPROCESSORI                                                                                                                                                                                    |                          |
| 14.1) Introduzione.                                                                                                                                                                                                              | 512                      |
| 14.2) Classificazione delle memorie.                                                                                                                                                                                             | 512                      |
|                                                                                                                                                                                                                                  |                          |
| 14.3) Struttura base di una memoria.                                                                                                                                                                                             | 515                      |
| <ul><li>14.4) Struttura delle celle delle memorie RAM.</li><li>14.4.1) Struttura di una cella RAM statica.</li><li>14.4.2) Struttura di una cella RAM dinamica.</li><li>14.4.3) Struttura di una memoria RAM dinamica.</li></ul> | 518<br>518<br>523<br>524 |
| 14.5) Esempio di utilizzazione di memorie ROM.                                                                                                                                                                                   | 528                      |

| 14.6) I microprocessori.                                                                                                                                                                                        | 531                      |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------|
| 14.7) Approccio al progetto di sistemi a microprocessore.                                                                                                                                                       | 533                      |
| 14.8) Struttura elementare di un microprocessore.<br>14.8.1) Unita' di calcolo di un microprocessore.<br>14.8.2) Unita' di controllo.                                                                           | 538<br>542<br>550        |
| <ul><li>14.9) Dal microprocessore al microcalcolatore.</li><li>14.9.1) Connessione e organizzazione della memoria.</li><li>14.9.2) I circuiti di I/O.</li><li>14.9.3) I supporti software e hardware.</li></ul> | 554<br>554<br>560<br>563 |
| APPENDICE A - CALCOLO DI VERITA' E ALGEBRA BOOLE.                                                                                                                                                               | ANA                      |
| a.1) Introduzione.                                                                                                                                                                                              | 571                      |
| a.2) I connettivi binari.                                                                                                                                                                                       | 575                      |
| a.3) Valutazione delle funzioni di verita'.                                                                                                                                                                     | 577                      |
| a.4) Proposizioni composte.                                                                                                                                                                                     | 579                      |
| a.5) Insiemi sufficienti di connettivi.                                                                                                                                                                         | 580                      |
| a.6) L'algebra booleana.                                                                                                                                                                                        | 582                      |
| a.7) Il calcolo di verita' visto come un'algebra booleana.                                                                                                                                                      | 587                      |
| a.8) I teoremi fondamentali dell'algebra booleana.                                                                                                                                                              | 588                      |
| a.9) La teoria degli insiemi come esempio di algebra booleana.                                                                                                                                                  | 594                      |
| APPENDICE B - LOGICHE A SOGLIA                                                                                                                                                                                  |                          |
| b.1) Relazioni di ordinamento.                                                                                                                                                                                  | 602                      |
| b.2) Le funzioni "unate".                                                                                                                                                                                       | 605                      |
| b.3) Generalizzazione circuitale di logiche a resistore-transistore.                                                                                                                                            | 610                      |
| b.4) Separabilita' lineare.                                                                                                                                                                                     | 613                      |
| b.5) Condizioni per la separabilita' lineare.                                                                                                                                                                   | 621                      |
| b.6) Dispositivi logici magnetici a soglia.                                                                                                                                                                     | 630                      |
| b.7) La realizzazione delle funzioni simmetriche con l'uso di                                                                                                                                                   |                          |
| dispositivi a soglia.                                                                                                                                                                                           | 632                      |

#### **Prefazione**

Il presente volume nasce dalla raccolta delle lezioni tenute agli allievi del terzo anno del corso di Laurea in Ingegneria Elettronica e vuole essere un primo approccio ai circuiti di commutazione e alle metodologie che stanno alla base della loro analisi e della loro sintesi.

Pertanto si sono tralasciati volutamente gli eccessivi formalismi, evitando di riportare quelle dimostrazioni, che, pur essendo di un notevolissimo interesse teorico, appaiono troppo astratte ed onerose per chi per la prima volta affronta l'argomento.

Il testo non pretende pertanto di essere ne' rigoroso, ne' completo, ma semplicemente di dare una visione panoramica di quelle nozioni che devono entrare a far parte del bagaglio culturale di qualsiasi ingegnere elettronico, anche se non specialista di elettronica digitale.

Uno scrupolo ha tuttavia obbligato l'autore a presentare in appendice in maniera formale l'algebra booleana, a differenza di quanto fatto nel secondo capitolo, dove lo stesso argomento e' stato affrontato senza eccessivo rigore in maniera quasi intuitiva.

Si e' ritenuto inoltre opportuno riportare in una seconda appendice qualche nozione sulle logiche a soglia, stante l'interesse che tale argomento attualmente riveste. Si e' lasciato tuttavia al lettore il compito di approfondire, se necessario, l'argomento.